A funcionalidade de pesquisa está em construção.
A funcionalidade de pesquisa está em construção.

The original paper is in English. Non-English content has been machine-translated and may contain typographical errors or mistranslations. ex. Some numerals are expressed as "XNUMX".
Copyrights notice

The original paper is in English. Non-English content has been machine-translated and may contain typographical errors or mistranslations. Copyrights notice

A 120-Gbit/s 1.27-W 520-mVpp 2:1 Multiplexer IC Using Self-Aligned InP/InGaAs/InP DHBTs with Emitter Mesa Passivation Um IC multiplexador 120:1.27 de 520 Gbit/s 2 W 1 mVpp usando DHBTs InP/InGaAs/InP autoalinhados com passivação de mesa de emissor

Yutaka ARAYASHIKI, Yukio OHKUBO, Taisuke MATSUMOTO, Yoshiaki AMANO, Akio TAKAGI, Yutaka MATSUOKA

  • Exibições de texto completo

    0

  • Cite isto

Resumo:

Fabricamos um IC multiplexador 2: 1 (MUX) com uma função de retempo usando transistores bipolares de heterojunção dupla (DHBTs) auto-alinhados InP / InGaAs / InP de 1 µm com bordas de passivação de mesa emissora. O MUX operou a 120 Gbit/s com dissipação de potência de 1.27 W e amplitude de saída de 520 mV quando medida no wafer. Quando montado em um módulo usando conectores V, o MUX operou a 113 Gbit/s com amplitude de saída de 514 mV e dissipação de potência de 1.4 W.

Publicação
IEICE TRANSACTIONS on Electronics Vol.E93-C No.8 pp.1273-1278
Data de publicação
2010/08/01
Publicitada
ISSN online
1745-1353
DOI
10.1587/transele.E93.C.1273
Tipo de Manuscrito
Special Section PAPER (Special Section on Heterostructure Microelectronics with TWHM 2009)
Categoria
Dispositivos e circuitos de alta velocidade III-V

autores

Palavra-chave