A funcionalidade de pesquisa está em construção.
A funcionalidade de pesquisa está em construção.

The original paper is in English. Non-English content has been machine-translated and may contain typographical errors or mistranslations. ex. Some numerals are expressed as "XNUMX".
Copyrights notice

The original paper is in English. Non-English content has been machine-translated and may contain typographical errors or mistranslations. Copyrights notice

VLSI Implementation of a Complete Pipeline MMSE Detector for a 44 MIMO-OFDM Receiver Implementação VLSI de um detector MMSE de pipeline completo para um 44 Receptor MIMO-OFDM

Shingo YOSHIZAWA, Yasushi YAMAUCHI, Yoshikazu MIYANAGA

  • Exibições de texto completo

    0

  • Cite isto

Resumo:

Este artigo apresenta uma arquitetura VLSI de detecção de MMSE em um 44 Receptor MIMO-OFDM. O MIMO-OFDM baseado em pacotes impõe um requisito de rendimento considerável na inversão da matriz devido ao tempo estrito na estrutura do quadro e no processamento básico de subportadora por subportadora. Algoritmos orientados ao processamento de pipeline são preferíveis para resolver esse problema. Propomos um detector MMSE em pipeline usando algoritmos de inversão e multiplicação de matrizes de Strassen. Este circuito atinge operação em tempo real que não depende do número de subportadoras. O circuito projetado foi implementado em um processo CMOS de 90 nm e mostra potencial para fornecer uma velocidade de transmissão de 2.6 Gbps em uma largura de banda de sinal de 160 MHz.

Publicação
IEICE TRANSACTIONS on Fundamentals Vol.E91-A No.7 pp.1757-1762
Data de publicação
2008/07/01
Publicitada
ISSN online
1745-1337
DOI
10.1093/ietfec/e91-a.7.1757
Tipo de Manuscrito
PAPER
Categoria
Tecnologia de Design VLSI e CAD

autores

Palavra-chave