A funcionalidade de pesquisa está em construção.
A funcionalidade de pesquisa está em construção.

The original paper is in English. Non-English content has been machine-translated and may contain typographical errors or mistranslations. ex. Some numerals are expressed as "XNUMX".
Copyrights notice

The original paper is in English. Non-English content has been machine-translated and may contain typographical errors or mistranslations. Copyrights notice

A CMOS Offset Phase Locked Loop for a GSM Transmitter Um loop de bloqueio de fase de deslocamento CMOS para um transmissor GSM

Taizo YAMAWAKI, Masaru KOKUBO, Hiroshi HAGISAWA

  • Exibições de texto completo

    0

  • Cite isto

Resumo:

Este artigo descreve um CMOS Offset Phase Locked Loop (OPLL) para um sistema global para transmissor de comunicações móveis (GSM). O OPLL é um PLL com um misturador de conversão descendente no caminho de feedback e é usado no caminho de transmissão (Tx) como um conversor de frequência. Possui uma característica de filtro passa-banda de rastreamento de tal forma que o OPLL pode suprimir o ruído na banda de recepção GSM (ruído Tx) sem um duplexador. Quando a largura de banda do loop do OPLL era de 1.0 MHz, o nível de ruído Tx de -163.5 dBc/Hz, o erro de fase de 0.66rms, e o tempo de estabilização de 40µs foi alcançado. O IC foi implementado usando processo CMOS de 0.35 µm. Leva 860 µm620 µm de área total do chip e consome 17.6 mA com fonte de alimentação de 3.0 V.

Publicação
IEICE TRANSACTIONS on Fundamentals Vol.E82-A No.2 pp.307-312
Data de publicação
1999/02/25
Publicitada
ISSN online
DOI
Tipo de Manuscrito
Special Section PAPER (Special Section on Analog Circuit Techniques and Related Topics)
Categoria

autores

Palavra-chave