A funcionalidade de pesquisa está em construção.
A funcionalidade de pesquisa está em construção.

The original paper is in English. Non-English content has been machine-translated and may contain typographical errors or mistranslations. ex. Some numerals are expressed as "XNUMX".
Copyrights notice

The original paper is in English. Non-English content has been machine-translated and may contain typographical errors or mistranslations. Copyrights notice

Design of Multiple-Valued Programmable Logic Array with Unary Function Generators Projeto de matriz lógica programável de valores múltiplos com geradores de funções unárias

Yutaka HATA, Naotake KAMIURA, Kazuharu YAMATO

  • Exibições de texto completo

    0

  • Cite isto

Resumo:

Este artigo descreve o benefício da utilização de geradores de funções unárias em um Programmable Logic Array (PLA) de valores múltiplos. Esclareceremos a estrutura PLA mais adequada em termos de tamanho do array. O PLA de valores múltiplos considerado aqui possui uma estrutura com dois tipos de geradores de funções (geradores de funções literais e unários), um array de primeiro nível e um array de segundo nível. Ao investigar a eficácia para reduzir o tamanho da matriz, podemos escolher quatro formulários de PLAs: formulário MAX-of-TPRODUCT, formulário MIN-of-TSUM, formulário TSUM-of-TPRODUCT e formulário PLAs TPRODUCT-of-TSUM entre oito possíveis formulários. PLAs construídos a partir dos operadores MAX, MIN, TSUM e TPRODUCT. O limite superior dos tamanhos de array com v UGs é derivado como (log2ppv + p(n-v) + 1) pn-1 para realizar qualquer função com valor p de n variáveis. Em seguida, experimentos para derivar os menores tamanhos de array são feitos para 10000 funções geradas aleatoriamente e 21 funções aritméticas. Estes resultados concluem que o PLA da forma MAX-of-TPRODUCT é o mais útil na redução do tamanho do array entre os quatro PLAs da forma.

Publicação
IEICE TRANSACTIONS on Information Vol.E82-D No.9 pp.1254-1260
Data de publicação
1999/09/25
Publicitada
ISSN online
DOI
Tipo de Manuscrito
PAPER
Categoria
Hardware e Design de Computadores

autores

Palavra-chave